AMD Zen6全球首發(fā)2nm!Zen7首次官宣
11月12日消息,全球新一屆分析師大會上,首發(fā)n首AMD如約公布了未來CPU架構(gòu)路線圖,次官透露了Zen6的全球一些關(guān)鍵消息,第一次公開確認(rèn)了Zen7。首發(fā)n首
不過注意,次官這次路線圖對應(yīng)的全球產(chǎn)品,其實都是首發(fā)n首數(shù)據(jù)中心級EPYC,不涉及消費級銳龍,次官二者在工藝、全球技術(shù)上有很大不同。首發(fā)n首
Zen4時代首次劃分出了Zen4、次官Zen4c兩種核心(不同于Intel的全球異構(gòu)大小核),分別采用5nm、首發(fā)n首4nm工藝,次官首次支持AVX-512指令集,增大了二級緩存。
Zen5、Zen5c分別升級為4nm、3nm,支持完整512位路徑的AVX-512,加寬加深了計算引擎,還重新優(yōu)化了緩存體系的一致性。
接下來就是Zen6、Zen6c兩兄弟,全球首次采用2nm先進(jìn)工藝,但是暫不完全確定兩種核心是否均為2nm,不排除Zen6 3nm、Zen6c 2nm的可能性。
Zen6系列的EPYC將支持新的AI數(shù)據(jù)類型,加入更多的AI流水線,這都在意料之中,詳情未公開。
Zen6的發(fā)布時間就在明年,當(dāng)然還是EPYC先行,銳龍大概率要等2027年。
再往后的Zen7,沒有透露具體工藝,只是標(biāo)注“未來節(jié)點”(Future Node),有可能升級為14A,臺積電的工廠即將開工。
Zen7的升級重點還是AI,比如加入新的矩陣引擎,繼續(xù)拓展AI數(shù)據(jù)格式。
至于是否繼續(xù)劃分為Zen7、Zen7c,至少這份路線圖沒有明確。
